Profile picture

Vian Jeremy

👋

Accélérez et Optimisez votre V&V pour vos projets microélectronique

Ingénieur Vérification & Validation avec forte expertise Systemverilog/UVM pour ASIC/FPGA, à la recherche de nouveaux défis dans un environnement dynamique !

Expériences Professionnelles

Président / CEO

Ingénieur Verification Analog Mixed Signals

Ingénieur Vérification & Validation Design FPGA

Ingénieur Industrialisation Nouveaux Produits

Ingénieur FPGA, Modelisation & Logiciel

Développeur FPGA & Logiciel C++ [Stage]

Compétences

Hardware Verification

SystemverilogUVMFormal ProofSVA

Hardware Design

VHDLVerilogSignal Processing

Programming Languages

CC++PythonJava

DevOps & Tools

GitDockerCI/CDJenkins

Web

NextJsTypescriptHTMLCSSSQL

Etudes

Maitrise Génie Electrique

Université de Sherbrooke - Canada | 2014 - 2015

  • Microprogramme en gestion de projets d'ingénierie

Diplôme d'Ingénieur en Electronique & Informatique

ISEN Toulon - France | 2012 - 2015

  • Major en Traitement du Signal, Labview & Energies Renouvellables

Langues

  • FrancaisNatif
  • AnglaisCourant
  • ItalienBasique
  • ChinoisDébutant

Informations Additionnelles

Sports

Boxe Thai, Vélo

Hobbies

Moto, Investissement/Trading, Travel, DJing

Intérets

Géopolitique, Physique, Machine learning / IA, Blockchain